Exploração de Espaço de Projeto do Roteamento na Arquitetura IPNoSys
DOI:
https://doi.org/10.15628/holos.2014.1909Resumo
Neste artigo, propõe-se algoritmos de roteamento diferenciados para avaliar o impacto destes sobre o desempenho geral da arquitetura IPNoSys. É avaliada, também, a quantidade de retransmissões realizadas por cada algoritmo a fim de apontar soluções para melhor distribuição de carga na rede e com melhor impacto no desempenho das aplicações nessa arquitetura.Downloads
Referências
ARAÚJO, S. R. F. d. Projeto de Sistemas Integrados de Propósito Geral Baseados em Redes em Chip - Expandindo as Funcionalidades dos Roteadores para Execução de Operações. PhD thesis, Universidade Federal do Rio Grande do Norte, 2012.
ARAÚJO, S. e OLIVEIRA, B. C. e SILVA, I. S. Using NoC routers as processing elements. In: SBCCI, Natal, Brazil, ACM, 2009.
ARAÚJO, S. e OLIVEIRA, B. C. e COSTA, M. e SILVA, I. S. IPNoSys: uma nova arquitetura paralela baseada em redes em chip. In: IX Simpósio em Sistemas Computacionais - WSCAD SSC 2008. SBC, 2008.
CRUZ, M. O. d. Roteamento em zigue-zague para a plataforma ipnosys. Trabalho de conclusão de curso de ciência da computação pela Universidade Federal do Rio Grande do Norte, 2013.
CRUZ, M. O., KREUTZ, M., FERNANDES, S. An experimental evaluation of a combination of features on the IPNoSys. In: III Simpósio Brasileiro de Engenharia de Sistemas Computacionais (SBESC 2013), Niterói/RJ, 2013.
KERMANI, P. and KLEINROCK, L. Virtual cut-through: a new computer communication switching technique. Computer Networks, 3:267–286, 1979.
LEE, S. E., BAHN, J. H., YANG, Y. S., AND BAGHERZADEH, N. A generic network interface architecture for a networked processor array (nepa). In Lecture Notes in Computer Science, volume 4934, pages 247–260. Architecture of Computing Systems – ARCS, 2008.
ZEFERINO, C. A. Redes-em-Chip: Arquiteturas e Modelos para Avaliação de Área e Desempenho. PhD thesis, Universidade Federal do Rio Grande do Sul, 2003.