Exploração de Espaço de Projeto do Roteamento na Arquitetura IPNoSys

Autores

  • Raimundo Valter Costa Programa de Pós-graduação em Ciências da Computação, associação ampla entre UFERSA - Universidade Federal do Semi-Árido e UERN - Universidade Estadual do Rio Grande do Norte
  • Sílvio Fernandes de Araújo UFERSA - Universidade Federal do Semi-Árido
  • Dênis Fr Lopes Programa de Pós-graduação em Ciências da Computação, associação ampla entre UFERSA - Universidade Federal do Semi-Árido e UERN - Universidade Estadual do Rio Grande do Norte
  • Jonathan Lopes da Silva Programa de Pós-graduação em Ciências da Computação, associação ampla entre UFERSA - Universidade Federal do Semi-Árido e UERN - Universidade Estadual do Rio Grande do Norte
  • Igor Augusto Carvalho Programa de Pós-graduação em Ciências da Computação, associação ampla entre UFERSA - Universidade Federal do Semi-Árido e UERN - Universidade Estadual do Rio Grande do Norte
  • Wannyemberg Klaybin da Silva Dantas Programa de Pós-graduação em Ciências da Computação, associação ampla entre UFERSA - Universidade Federal do Semi-Árido e UERN - Universidade Estadual do Rio Grande do Norte

DOI:

https://doi.org/10.15628/holos.2014.1909

Resumo

Neste artigo, propõe-se algoritmos de roteamento diferenciados para avaliar o impacto destes sobre o desempenho geral da arquitetura IPNoSys. É avaliada, também, a quantidade de retransmissões realizadas por cada algoritmo a fim de apontar soluções para melhor distribuição de carga na rede e com melhor impacto no desempenho das aplicações nessa arquitetura.

Downloads

Não há dados estatísticos.

Métricas

Carregando Métricas ...

Biografia do Autor

Raimundo Valter Costa, Programa de Pós-graduação em Ciências da Computação, associação ampla entre UFERSA - Universidade Federal do Semi-Árido e UERN - Universidade Estadual do Rio Grande do Norte

Valter C. Filho é aluno do mestrado em infraestrutura de rede do programa de pós-graduação da Universidade Federal do Semi-árido/Universidade Estadual do Rio Grande do Norte. Graduado em ciência da computação pela mesma instituição, está ligado à área de sistemas embarcados, redes em chip, microprocessadores e multiprocessamento. Possui formação complementar técnica em eletrônica pelo Instituto Monitor em São Paulo e em eletrotécnica pelo IFCE.

Sílvio Fernandes de Araújo, UFERSA - Universidade Federal do Semi-Árido

possui graduação em Ciências da Computação pela Universidade Federal do Rio Grande do Norte (2005), mestrado (2008) e doutorado (2012) em Sistemas e Computação pela Universidade Federal do Rio Grande do Norte. Tem experiência na área de Ciência da Computação, com ênfase em Arquitetura de Sistemas de Computação, atuando principalmente nos seguintes temas: televisão digital, sistemas em chip, redes em chip, vhdl e design. Atualmente é professor da Universidade Federal Rural do Semi-Árido (UFERSA) no curso de Ciências da Computação.

Dênis Fr Lopes, Programa de Pós-graduação em Ciências da Computação, associação ampla entre UFERSA - Universidade Federal do Semi-Árido e UERN - Universidade Estadual do Rio Grande do Norte

Atualmente é servidor público da Universidade do Estado do Rio Grande do Norte. Tem experiência na área de Ciência da Computação, com ênfase em Ciência da Computação.

Jonathan Lopes da Silva, Programa de Pós-graduação em Ciências da Computação, associação ampla entre UFERSA - Universidade Federal do Semi-Árido e UERN - Universidade Estadual do Rio Grande do Norte

Possui curso-tecnico-profissionalizantepelo Instituto Federal de Educação, Ciência e Tecnologia do Rio Grande do Norte(2009).

Igor Augusto Carvalho, Programa de Pós-graduação em Ciências da Computação, associação ampla entre UFERSA - Universidade Federal do Semi-Árido e UERN - Universidade Estadual do Rio Grande do Norte

Possui graduação pela Universidade Federal do Rio Grande do Norte (2009). Atualmente é Professor de Redes de Computadores do Instituto Federal de Educação, Ciência e Tecnologia do Rio Grande do Norte. Tem experiência na área de Ciência da Computação, com ênfase em Redes de computadores.

Wannyemberg Klaybin da Silva Dantas, Programa de Pós-graduação em Ciências da Computação, associação ampla entre UFERSA - Universidade Federal do Semi-Árido e UERN - Universidade Estadual do Rio Grande do Norte

Possui graduação em Licenciatura em Computação pela Universidade Estadual da Paraíba. Tem experiência na área de engenharia de software, com ênfase em desenvolvimento de aplicações voltadas para a educação. Atualmente cursa mestrado em ciência da computação no Programa de Pós-Graduação em Ciência da Computação oferecido pela Universidade estadual do Rio Grande do Norte e Universidade Federal Rural do Semi-Árido, onde segue as linhas de pesquisas referentes à (i) Inteligencia Artificial e (ii) Processamento de Imagens.

Referências

ARAÚJO, S. R. F. d. Projeto de Sistemas Integrados de Propósito Geral Baseados em Redes em Chip - Expandindo as Funcionalidades dos Roteadores para Execução de Operações. PhD thesis, Universidade Federal do Rio Grande do Norte, 2012.

ARAÚJO, S. e OLIVEIRA, B. C. e SILVA, I. S. Using NoC routers as processing elements. In: SBCCI, Natal, Brazil, ACM, 2009.

ARAÚJO, S. e OLIVEIRA, B. C. e COSTA, M. e SILVA, I. S. IPNoSys: uma nova arquitetura paralela baseada em redes em chip. In: IX Simpósio em Sistemas Computacionais - WSCAD SSC 2008. SBC, 2008.

CRUZ, M. O. d. Roteamento em zigue-zague para a plataforma ipnosys. Trabalho de conclusão de curso de ciência da computação pela Universidade Federal do Rio Grande do Norte, 2013.

CRUZ, M. O., KREUTZ, M., FERNANDES, S. An experimental evaluation of a combination of features on the IPNoSys. In: III Simpósio Brasileiro de Engenharia de Sistemas Computacionais (SBESC 2013), Niterói/RJ, 2013.

KERMANI, P. and KLEINROCK, L. Virtual cut-through: a new computer communication switching technique. Computer Networks, 3:267–286, 1979.

LEE, S. E., BAHN, J. H., YANG, Y. S., AND BAGHERZADEH, N. A generic network interface architecture for a networked processor array (nepa). In Lecture Notes in Computer Science, volume 4934, pages 247–260. Architecture of Computing Systems – ARCS, 2008.

ZEFERINO, C. A. Redes-em-Chip: Arquiteturas e Modelos para Avaliação de Área e Desempenho. PhD thesis, Universidade Federal do Rio Grande do Sul, 2003.

Downloads

Publicado

02/08/2014

Como Citar

Costa, R. V., de Araújo, S. F., Lopes, D. F., da Silva, J. L., Carvalho, I. A., & da Silva Dantas, W. K. (2014). Exploração de Espaço de Projeto do Roteamento na Arquitetura IPNoSys. HOLOS, 4, 175–184. https://doi.org/10.15628/holos.2014.1909

Edição

Seção

ARTIGOS